提出了一种基于新型低比特位高阶∑-△调制器用于数字下变频器(DDC)设计的新思路.该∑-△调制器输出的比特位数比传统调制器要少得多,可以用它将高比特信号表示为低比特信号流,从而可在DDC的IF滤波器中用查表法替代乘法器,使得DDC的硬件实现更为简单,并且进一步提高了系统的工作频率.对DDC进行的仿真实验结果证明,这种DDC具有较高的工作频宽和抽取数等优良性能.
国家自然科学基金资助项目(60172079).
于慧敏 刘圆圆 王哲. 新型数字下变频器的设计[J]. J4, 2004, 38(4): 437-442.
XU Hui-Min, LIU Yuan-Yuan, WANG Zhe. . J4, 2004, 38(4): 437-442.
http://www.zjujournals.com/xueshu/eng/CN/ 或 http://www.zjujournals.com/xueshu/eng/CN/Y2004/V38/I4/437
Cited