针对现场可编程门阵列(FPGA)的快速编译问题,提出了基于性能优化的动态复合宏单元(PODCM)库的编译方 法.通过分析在数据流图(DFG)关键路径上生成PODCM的条件,给出了在DFG关键路径上生成PODCM的算法并建立了PODCM 库.在此基础上,根据PODCM替换算法,运用PODCM替换DFG关键路径上的节点,减小了DFG关键路径的执行时间.实验结果 表明,该方法在不增加资源需求,保持较高编译速度的情况下,优化了FPGA设计的性能.
国家“863”高技术研究发展计划资助项目(2003AA141050;20031Z2080)
严晓浪 季爱明 沈海斌. 性能优化的现场可编程门阵列快速编译方法[J]. J4, 2005, 39(10): 1481-1484.
YAN Xiao-Lang, JI Ai-Meng, CHEN Hai-Bin. . J4, 2005, 39(10): 1481-1484.
http://www.zjujournals.com/xueshu/eng/CN/ 或 http://www.zjujournals.com/xueshu/eng/CN/Y2005/V39/I10/1481
Cited