为实现多值逻辑电路,提出了一种新的采用双传输管逻辑的多值逻辑(MVL)电压型动态电路设计方案. 基于该方案设计了三值反相器、文字运算电路、三值与门/与非门和或/或非门等基本电路,并采用标准CMOS工艺来实现这些电路.通过在预充电阶段将输出信号预充至逻辑值“1”来避免电路级联时的电荷再分配问题.采用双传输管逻辑结构来保证输出信号具有完整的逻辑摆幅和高噪声容限.分析结果表明,新设计方案消除了输出悬空态,其规则结构使得输入信号的负载对称性好,减少了延迟时间对输入数据的依赖.采用0.25 μmCMOS工艺参数及3V电源的SPICE模拟结果验证了所提出的电路具有高速及低功耗的特点.
国家自然科学基金资助项目(60273093).
杭国强. 低功耗CMOS三值动态双传输管逻辑电路[J]. J4, 2005, 39(6): 882-886.
HANG Guo-Jiang. . J4, 2005, 39(6): 882-886.
http://www.zjujournals.com/xueshu/eng/CN/ 或 http://www.zjujournals.com/xueshu/eng/CN/Y2005/V39/I6/882
Cited