Please wait a minute...
浙江大学学报(理学版)  2013, Vol. 40 Issue (3): 280-284    
电子科学     
基于MCML的高性能三值D型触发器的设计
Design of highperformance ternary D flip-flop based on MCML
 全文: PDF(558 KB)   HTML (
摘要: MCML电路由于具有高速低摆幅、抗干扰能力强、在高频下比传统CMOS电路功耗更低等优点,越来越受到广泛关注.通过分析二值MCML电路的设计方法,引入与参考电压进行比较的思路,设计了一种结构简单的新型高性能三值D型触发器.采用TSMC 180 nm工艺,使用HSPICE进行模拟.结果表明,所设计的触发器不仅具有正确的逻辑功能,工作频率达到10 GHz,平均D-Q延时和PDP也比传统CMOS三值触发器有明显降低,且随着工作频率的上升,PDP不断下降,适合于高速和高工作频率的应用.
收稿日期: 2012-01-11 出版日期: 2013-09-10
服务  
把本文推荐给朋友
加入引用管理器
E-mail Alert
RSS
作者相关文章  
赵祥红
沈继忠

引用本文:

赵祥红, 沈继忠. 基于MCML的高性能三值D型触发器的设计[J]. 浙江大学学报(理学版), 2013, 40(3): 280-284.

ZHAO Xiang-Hong, SHEN Ji-Zhong. Design of highperformance ternary D flip-flop based on MCML. Journal of ZheJIang University(Science Edition), 2013, 40(3): 280-284.

链接本文:

https://www.zjujournals.com/sci/CN/        https://www.zjujournals.com/sci/CN/Y2013/V40/I3/280

No related articles found!