采用0.18 μm CMOS工艺的高速模拟自适应判决反馈均衡器
|
展永政,胡庆生
|
High-speed analog-adaptive decision feedback equalizer with 0.18 μm CMOS technology
|
Yong-zheng ZHAN,Qing-sheng HU
|
|
表 1 不同自适应均衡器的性能比较 |
Tab.1 Performance comparison among different adaption equalizers |
|
来源 | CMOS工艺 | v/(Gb·s-1) | 结构 | DFE自适应 | S/mm2 | P/mW | L/dB | U/V | 注:1)包含时钟及数据恢复(clock and data recovery, CDR)的功耗 | 本文 | 0.18 μm | 8.00 | 半速率DFE | 模拟 | 0.378 | 49.9 | 12.0 | 1.8 | 文献[14] | 0.18 μm | 6.25 | 半速率DFE | 数字 | 0.33 | 49.5 | 9.7 | 1.8 | 文献[15] | 40 nm | 15.00 | CTLE+半速率预处理DFE | 模拟 | 2.03 | 72.5 | 23.0 | 1.1 | 文献[16] | 0.13 μm | 10.00 | FFE+全速率DFE | 模拟 | 5.52 | 452.01) | 16.3 | 1.2 |
|
|
|